DeltaVR/Assets/Editor/x64/Bakery/denoisePrepare72.ptx
2021-03-05 20:15:14 +02:00

517 lines
14 KiB
Plaintext

//
// Generated by NVIDIA NVVM Compiler
//
// Compiler Build ID: CL-23083092
// Cuda compilation tools, release 9.1, V9.1.85
// Based on LLVM 3.4svn
//
.version 6.1
.target sm_30
.address_size 64
// .globl __raygen__oxMain
.const .align 8 .b8 cs[32];
.visible .entry __raygen__oxMain(
)
{
.reg .pred %p<54>;
.reg .b16 %rs<8>;
.reg .f32 %f<337>;
.reg .b32 %r<36>;
.reg .b64 %rd<10>;
// inline asm
call (%r2), _optix_get_launch_index_x, ();
// inline asm
// inline asm
call (%r3), _optix_get_launch_index_y, ();
// inline asm
ld.const.u64 %rd2, [cs];
cvta.to.global.u64 %rd3, %rd2;
ld.const.v2.u32 {%r5, %r6}, [cs+24];
mad.lo.s32 %r8, %r5, %r3, %r2;
cvt.u64.u32 %rd1, %r8;
mul.wide.u32 %rd4, %r8, 8;
add.s64 %rd5, %rd3, %rd4;
ld.global.v4.u16 {%rs4, %rs5, %rs6, %rs7}, [%rd5];
// inline asm
{ cvt.f32.f16 %f43, %rs4;}
// inline asm
// inline asm
{ cvt.f32.f16 %f44, %rs5;}
// inline asm
// inline asm
{ cvt.f32.f16 %f45, %rs6;}
// inline asm
max.f32 %f48, %f43, %f44;
max.f32 %f49, %f48, %f45;
add.f32 %f50, %f49, 0f3F800000;
rcp.rn.f32 %f51, %f50;
mul.f32 %f52, %f43, %f51;
mul.f32 %f1, %f44, %f51;
mul.f32 %f53, %f45, %f51;
setp.eq.s32 %p4, %r6, 1;
selp.f32 %f2, %f52, %f53, %p4;
selp.f32 %f3, %f53, %f52, %p4;
abs.f32 %f5, %f3;
setp.lt.f32 %p5, %f5, 0f00800000;
mul.f32 %f57, %f5, 0f4B800000;
selp.f32 %f58, 0fC3170000, 0fC2FE0000, %p5;
selp.f32 %f59, %f57, %f5, %p5;
mov.b32 %r9, %f59;
and.b32 %r10, %r9, 8388607;
or.b32 %r11, %r10, 1065353216;
mov.b32 %f60, %r11;
shr.u32 %r12, %r9, 23;
cvt.rn.f32.u32 %f61, %r12;
add.f32 %f62, %f58, %f61;
setp.gt.f32 %p6, %f60, 0f3FB504F3;
mul.f32 %f63, %f60, 0f3F000000;
add.f32 %f64, %f62, 0f3F800000;
selp.f32 %f65, %f63, %f60, %p6;
selp.f32 %f66, %f64, %f62, %p6;
add.f32 %f67, %f65, 0fBF800000;
add.f32 %f47, %f65, 0f3F800000;
// inline asm
rcp.approx.ftz.f32 %f46,%f47;
// inline asm
add.f32 %f68, %f67, %f67;
mul.f32 %f69, %f46, %f68;
mul.f32 %f70, %f69, %f69;
mov.f32 %f71, 0f3C4CAF63;
mov.f32 %f72, 0f3B18F0FE;
fma.rn.f32 %f73, %f72, %f70, %f71;
mov.f32 %f74, 0f3DAAAABD;
fma.rn.f32 %f75, %f73, %f70, %f74;
mul.rn.f32 %f76, %f75, %f70;
mul.rn.f32 %f77, %f76, %f69;
sub.f32 %f78, %f67, %f69;
neg.f32 %f79, %f69;
add.f32 %f80, %f78, %f78;
fma.rn.f32 %f81, %f79, %f67, %f80;
mul.rn.f32 %f82, %f46, %f81;
add.f32 %f83, %f77, %f69;
sub.f32 %f84, %f69, %f83;
add.f32 %f85, %f77, %f84;
add.f32 %f86, %f82, %f85;
add.f32 %f87, %f83, %f86;
sub.f32 %f88, %f83, %f87;
add.f32 %f89, %f86, %f88;
mov.f32 %f90, 0f3F317200;
mul.rn.f32 %f91, %f66, %f90;
mov.f32 %f92, 0f35BFBE8E;
mul.rn.f32 %f93, %f66, %f92;
add.f32 %f94, %f91, %f87;
sub.f32 %f95, %f91, %f94;
add.f32 %f96, %f87, %f95;
add.f32 %f97, %f89, %f96;
add.f32 %f98, %f93, %f97;
add.f32 %f99, %f94, %f98;
sub.f32 %f100, %f94, %f99;
add.f32 %f101, %f98, %f100;
mov.f32 %f102, 0f3EE8BA2E;
mul.rn.f32 %f103, %f102, %f99;
neg.f32 %f104, %f103;
fma.rn.f32 %f105, %f102, %f99, %f104;
fma.rn.f32 %f106, %f102, %f101, %f105;
mov.f32 %f107, 0f00000000;
fma.rn.f32 %f108, %f107, %f99, %f106;
add.rn.f32 %f109, %f103, %f108;
neg.f32 %f110, %f109;
add.rn.f32 %f111, %f103, %f110;
add.rn.f32 %f112, %f111, %f108;
mov.b32 %r13, %f109;
setp.eq.s32 %p7, %r13, 1118925336;
add.s32 %r14, %r13, -1;
mov.b32 %f113, %r14;
add.f32 %f114, %f112, 0f37000000;
selp.f32 %f115, %f113, %f109, %p7;
selp.f32 %f6, %f114, %f112, %p7;
mul.f32 %f116, %f115, 0f3FB8AA3B;
cvt.rzi.f32.f32 %f117, %f116;
mov.f32 %f118, 0fBF317200;
fma.rn.f32 %f119, %f117, %f118, %f115;
mov.f32 %f120, 0fB5BFBE8E;
fma.rn.f32 %f121, %f117, %f120, %f119;
mul.f32 %f122, %f121, 0f3FB8AA3B;
ex2.approx.ftz.f32 %f123, %f122;
add.f32 %f124, %f117, 0f00000000;
ex2.approx.f32 %f125, %f124;
mul.f32 %f126, %f123, %f125;
setp.lt.f32 %p8, %f115, 0fC2D20000;
selp.f32 %f127, 0f00000000, %f126, %p8;
setp.gt.f32 %p9, %f115, 0f42D20000;
selp.f32 %f328, 0f7F800000, %f127, %p9;
setp.eq.f32 %p10, %f328, 0f7F800000;
@%p10 bra BB0_2;
fma.rn.f32 %f328, %f328, %f6, %f328;
BB0_2:
mov.f32 %f303, 0f3E68BA2E;
cvt.rzi.f32.f32 %f302, %f303;
fma.rn.f32 %f301, %f302, 0fC0000000, 0f3EE8BA2E;
abs.f32 %f300, %f301;
setp.lt.f32 %p11, %f3, 0f00000000;
setp.eq.f32 %p12, %f300, 0f3F800000;
and.pred %p1, %p11, %p12;
mov.b32 %r15, %f328;
xor.b32 %r16, %r15, -2147483648;
mov.b32 %f128, %r16;
selp.f32 %f330, %f128, %f328, %p1;
setp.eq.f32 %p13, %f3, 0f00000000;
@%p13 bra BB0_5;
bra.uni BB0_3;
BB0_5:
add.f32 %f131, %f3, %f3;
selp.f32 %f330, %f131, 0f00000000, %p12;
bra.uni BB0_6;
BB0_3:
setp.geu.f32 %p14, %f3, 0f00000000;
@%p14 bra BB0_6;
mov.f32 %f327, 0f3EE8BA2E;
cvt.rzi.f32.f32 %f130, %f327;
setp.neu.f32 %p15, %f130, 0f3EE8BA2E;
selp.f32 %f330, 0f7FFFFFFF, %f330, %p15;
BB0_6:
abs.f32 %f304, %f3;
add.f32 %f132, %f304, 0f3EE8BA2E;
mov.b32 %r17, %f132;
setp.lt.s32 %p17, %r17, 2139095040;
@%p17 bra BB0_11;
abs.f32 %f325, %f3;
setp.gtu.f32 %p18, %f325, 0f7F800000;
@%p18 bra BB0_10;
bra.uni BB0_8;
BB0_10:
add.f32 %f330, %f3, 0f3EE8BA2E;
bra.uni BB0_11;
BB0_8:
abs.f32 %f326, %f3;
setp.neu.f32 %p19, %f326, 0f7F800000;
@%p19 bra BB0_11;
selp.f32 %f330, 0fFF800000, 0f7F800000, %p1;
BB0_11:
mov.f32 %f313, 0fB5BFBE8E;
mov.f32 %f312, 0fBF317200;
mov.f32 %f311, 0f00000000;
mov.f32 %f310, 0f35BFBE8E;
mov.f32 %f309, 0f3F317200;
mov.f32 %f308, 0f3DAAAABD;
mov.f32 %f307, 0f3C4CAF63;
mov.f32 %f306, 0f3B18F0FE;
mov.f32 %f305, 0f3EE8BA2E;
setp.eq.f32 %p20, %f3, 0f3F800000;
selp.f32 %f135, 0f3F800000, %f330, %p20;
cvt.sat.f32.f32 %f17, %f135;
abs.f32 %f18, %f1;
setp.lt.f32 %p21, %f18, 0f00800000;
mul.f32 %f136, %f18, 0f4B800000;
selp.f32 %f137, 0fC3170000, 0fC2FE0000, %p21;
selp.f32 %f138, %f136, %f18, %p21;
mov.b32 %r18, %f138;
and.b32 %r19, %r18, 8388607;
or.b32 %r20, %r19, 1065353216;
mov.b32 %f139, %r20;
shr.u32 %r21, %r18, 23;
cvt.rn.f32.u32 %f140, %r21;
add.f32 %f141, %f137, %f140;
setp.gt.f32 %p22, %f139, 0f3FB504F3;
mul.f32 %f142, %f139, 0f3F000000;
add.f32 %f143, %f141, 0f3F800000;
selp.f32 %f144, %f142, %f139, %p22;
selp.f32 %f145, %f143, %f141, %p22;
add.f32 %f146, %f144, 0fBF800000;
add.f32 %f134, %f144, 0f3F800000;
// inline asm
rcp.approx.ftz.f32 %f133,%f134;
// inline asm
add.f32 %f147, %f146, %f146;
mul.f32 %f148, %f133, %f147;
mul.f32 %f149, %f148, %f148;
fma.rn.f32 %f152, %f306, %f149, %f307;
fma.rn.f32 %f154, %f152, %f149, %f308;
mul.rn.f32 %f155, %f154, %f149;
mul.rn.f32 %f156, %f155, %f148;
sub.f32 %f157, %f146, %f148;
neg.f32 %f158, %f148;
add.f32 %f159, %f157, %f157;
fma.rn.f32 %f160, %f158, %f146, %f159;
mul.rn.f32 %f161, %f133, %f160;
add.f32 %f162, %f156, %f148;
sub.f32 %f163, %f148, %f162;
add.f32 %f164, %f156, %f163;
add.f32 %f165, %f161, %f164;
add.f32 %f166, %f162, %f165;
sub.f32 %f167, %f162, %f166;
add.f32 %f168, %f165, %f167;
mul.rn.f32 %f170, %f145, %f309;
mul.rn.f32 %f172, %f145, %f310;
add.f32 %f173, %f170, %f166;
sub.f32 %f174, %f170, %f173;
add.f32 %f175, %f166, %f174;
add.f32 %f176, %f168, %f175;
add.f32 %f177, %f172, %f176;
add.f32 %f178, %f173, %f177;
sub.f32 %f179, %f173, %f178;
add.f32 %f180, %f177, %f179;
mul.rn.f32 %f182, %f305, %f178;
neg.f32 %f183, %f182;
fma.rn.f32 %f184, %f305, %f178, %f183;
fma.rn.f32 %f185, %f305, %f180, %f184;
fma.rn.f32 %f187, %f311, %f178, %f185;
add.rn.f32 %f188, %f182, %f187;
neg.f32 %f189, %f188;
add.rn.f32 %f190, %f182, %f189;
add.rn.f32 %f191, %f190, %f187;
mov.b32 %r22, %f188;
setp.eq.s32 %p23, %r22, 1118925336;
add.s32 %r23, %r22, -1;
mov.b32 %f192, %r23;
add.f32 %f193, %f191, 0f37000000;
selp.f32 %f194, %f192, %f188, %p23;
selp.f32 %f19, %f193, %f191, %p23;
mul.f32 %f195, %f194, 0f3FB8AA3B;
cvt.rzi.f32.f32 %f196, %f195;
fma.rn.f32 %f198, %f196, %f312, %f194;
fma.rn.f32 %f200, %f196, %f313, %f198;
mul.f32 %f201, %f200, 0f3FB8AA3B;
ex2.approx.ftz.f32 %f202, %f201;
add.f32 %f203, %f196, 0f00000000;
ex2.approx.f32 %f204, %f203;
mul.f32 %f205, %f202, %f204;
setp.lt.f32 %p24, %f194, 0fC2D20000;
selp.f32 %f206, 0f00000000, %f205, %p24;
setp.gt.f32 %p25, %f194, 0f42D20000;
selp.f32 %f331, 0f7F800000, %f206, %p25;
setp.eq.f32 %p26, %f331, 0f7F800000;
@%p26 bra BB0_13;
fma.rn.f32 %f331, %f331, %f19, %f331;
BB0_13:
setp.lt.f32 %p27, %f1, 0f00000000;
and.pred %p2, %p27, %p12;
mov.b32 %r24, %f331;
xor.b32 %r25, %r24, -2147483648;
mov.b32 %f207, %r25;
selp.f32 %f333, %f207, %f331, %p2;
setp.eq.f32 %p29, %f1, 0f00000000;
@%p29 bra BB0_16;
bra.uni BB0_14;
BB0_16:
add.f32 %f210, %f1, %f1;
selp.f32 %f333, %f210, 0f00000000, %p12;
bra.uni BB0_17;
BB0_14:
setp.geu.f32 %p30, %f1, 0f00000000;
@%p30 bra BB0_17;
mov.f32 %f324, 0f3EE8BA2E;
cvt.rzi.f32.f32 %f209, %f324;
setp.neu.f32 %p31, %f209, 0f3EE8BA2E;
selp.f32 %f333, 0f7FFFFFFF, %f333, %p31;
BB0_17:
add.f32 %f211, %f18, 0f3EE8BA2E;
mov.b32 %r26, %f211;
setp.lt.s32 %p33, %r26, 2139095040;
@%p33 bra BB0_22;
setp.gtu.f32 %p34, %f18, 0f7F800000;
@%p34 bra BB0_21;
bra.uni BB0_19;
BB0_21:
add.f32 %f333, %f1, 0f3EE8BA2E;
bra.uni BB0_22;
BB0_19:
setp.neu.f32 %p35, %f18, 0f7F800000;
@%p35 bra BB0_22;
selp.f32 %f333, 0fFF800000, 0f7F800000, %p2;
BB0_22:
mov.f32 %f322, 0fB5BFBE8E;
mov.f32 %f321, 0fBF317200;
mov.f32 %f320, 0f00000000;
mov.f32 %f319, 0f35BFBE8E;
mov.f32 %f318, 0f3F317200;
mov.f32 %f317, 0f3DAAAABD;
mov.f32 %f316, 0f3C4CAF63;
mov.f32 %f315, 0f3B18F0FE;
mov.f32 %f314, 0f3EE8BA2E;
setp.eq.f32 %p36, %f1, 0f3F800000;
selp.f32 %f214, 0f3F800000, %f333, %p36;
cvt.sat.f32.f32 %f30, %f214;
abs.f32 %f31, %f2;
setp.lt.f32 %p37, %f31, 0f00800000;
mul.f32 %f215, %f31, 0f4B800000;
selp.f32 %f216, 0fC3170000, 0fC2FE0000, %p37;
selp.f32 %f217, %f215, %f31, %p37;
mov.b32 %r27, %f217;
and.b32 %r28, %r27, 8388607;
or.b32 %r29, %r28, 1065353216;
mov.b32 %f218, %r29;
shr.u32 %r30, %r27, 23;
cvt.rn.f32.u32 %f219, %r30;
add.f32 %f220, %f216, %f219;
setp.gt.f32 %p38, %f218, 0f3FB504F3;
mul.f32 %f221, %f218, 0f3F000000;
add.f32 %f222, %f220, 0f3F800000;
selp.f32 %f223, %f221, %f218, %p38;
selp.f32 %f224, %f222, %f220, %p38;
add.f32 %f225, %f223, 0fBF800000;
add.f32 %f213, %f223, 0f3F800000;
// inline asm
rcp.approx.ftz.f32 %f212,%f213;
// inline asm
add.f32 %f226, %f225, %f225;
mul.f32 %f227, %f212, %f226;
mul.f32 %f228, %f227, %f227;
fma.rn.f32 %f231, %f315, %f228, %f316;
fma.rn.f32 %f233, %f231, %f228, %f317;
mul.rn.f32 %f234, %f233, %f228;
mul.rn.f32 %f235, %f234, %f227;
sub.f32 %f236, %f225, %f227;
neg.f32 %f237, %f227;
add.f32 %f238, %f236, %f236;
fma.rn.f32 %f239, %f237, %f225, %f238;
mul.rn.f32 %f240, %f212, %f239;
add.f32 %f241, %f235, %f227;
sub.f32 %f242, %f227, %f241;
add.f32 %f243, %f235, %f242;
add.f32 %f244, %f240, %f243;
add.f32 %f245, %f241, %f244;
sub.f32 %f246, %f241, %f245;
add.f32 %f247, %f244, %f246;
mul.rn.f32 %f249, %f224, %f318;
mul.rn.f32 %f251, %f224, %f319;
add.f32 %f252, %f249, %f245;
sub.f32 %f253, %f249, %f252;
add.f32 %f254, %f245, %f253;
add.f32 %f255, %f247, %f254;
add.f32 %f256, %f251, %f255;
add.f32 %f257, %f252, %f256;
sub.f32 %f258, %f252, %f257;
add.f32 %f259, %f256, %f258;
mul.rn.f32 %f261, %f314, %f257;
neg.f32 %f262, %f261;
fma.rn.f32 %f263, %f314, %f257, %f262;
fma.rn.f32 %f264, %f314, %f259, %f263;
fma.rn.f32 %f266, %f320, %f257, %f264;
add.rn.f32 %f267, %f261, %f266;
neg.f32 %f268, %f267;
add.rn.f32 %f269, %f261, %f268;
add.rn.f32 %f270, %f269, %f266;
mov.b32 %r31, %f267;
setp.eq.s32 %p39, %r31, 1118925336;
add.s32 %r32, %r31, -1;
mov.b32 %f271, %r32;
add.f32 %f272, %f270, 0f37000000;
selp.f32 %f273, %f271, %f267, %p39;
selp.f32 %f32, %f272, %f270, %p39;
mul.f32 %f274, %f273, 0f3FB8AA3B;
cvt.rzi.f32.f32 %f275, %f274;
fma.rn.f32 %f277, %f275, %f321, %f273;
fma.rn.f32 %f279, %f275, %f322, %f277;
mul.f32 %f280, %f279, 0f3FB8AA3B;
ex2.approx.ftz.f32 %f281, %f280;
add.f32 %f282, %f275, 0f00000000;
ex2.approx.f32 %f283, %f282;
mul.f32 %f284, %f281, %f283;
setp.lt.f32 %p40, %f273, 0fC2D20000;
selp.f32 %f285, 0f00000000, %f284, %p40;
setp.gt.f32 %p41, %f273, 0f42D20000;
selp.f32 %f334, 0f7F800000, %f285, %p41;
setp.eq.f32 %p42, %f334, 0f7F800000;
@%p42 bra BB0_24;
fma.rn.f32 %f334, %f334, %f32, %f334;
BB0_24:
setp.lt.f32 %p43, %f2, 0f00000000;
and.pred %p3, %p43, %p12;
mov.b32 %r33, %f334;
xor.b32 %r34, %r33, -2147483648;
mov.b32 %f286, %r34;
selp.f32 %f336, %f286, %f334, %p3;
setp.eq.f32 %p45, %f2, 0f00000000;
@%p45 bra BB0_27;
bra.uni BB0_25;
BB0_27:
add.f32 %f289, %f2, %f2;
selp.f32 %f336, %f289, 0f00000000, %p12;
bra.uni BB0_28;
BB0_25:
setp.geu.f32 %p46, %f2, 0f00000000;
@%p46 bra BB0_28;
mov.f32 %f323, 0f3EE8BA2E;
cvt.rzi.f32.f32 %f288, %f323;
setp.neu.f32 %p47, %f288, 0f3EE8BA2E;
selp.f32 %f336, 0f7FFFFFFF, %f336, %p47;
BB0_28:
add.f32 %f290, %f31, 0f3EE8BA2E;
mov.b32 %r35, %f290;
setp.lt.s32 %p49, %r35, 2139095040;
@%p49 bra BB0_33;
setp.gtu.f32 %p50, %f31, 0f7F800000;
@%p50 bra BB0_32;
bra.uni BB0_30;
BB0_32:
add.f32 %f336, %f2, 0f3EE8BA2E;
bra.uni BB0_33;
BB0_30:
setp.neu.f32 %p51, %f31, 0f7F800000;
@%p51 bra BB0_33;
selp.f32 %f336, 0fFF800000, 0f7F800000, %p3;
BB0_33:
setp.eq.f32 %p52, %f2, 0f3F800000;
selp.f32 %f291, 0f3F800000, %f336, %p52;
cvt.sat.f32.f32 %f292, %f291;
mov.f32 %f293, 0f3F800000;
sub.f32 %f294, %f293, %f292;
sub.f32 %f295, %f293, %f17;
setp.eq.s32 %p53, %r6, 0;
sub.f32 %f296, %f293, %f30;
ld.const.u64 %rd6, [cs+8];
cvta.to.global.u64 %rd7, %rd6;
shl.b64 %rd8, %rd1, 4;
add.s64 %rd9, %rd7, %rd8;
selp.f32 %f297, %f292, %f294, %p53;
selp.f32 %f298, %f30, %f296, %p53;
selp.f32 %f299, %f17, %f295, %p53;
st.global.v4.f32 [%rd9], {%f299, %f298, %f297, %f293};
ret;
}